Noticias

SiLabs apunta a comunicaciones de 56 Gbit / s con chips de reloj de baja fluctuación de fase

Siliocn-Labs- 56Gbit/s timing-460

Si5391 es un generador de reloj de 'cualquier frecuencia' con hasta 12 salidas y una fluctuación de fase RMS inferior a 100fs.

Una versión calibrada de precisión ('P-grade') normalmente alcanza la fluctuación de fase 69fs RMS y puede crear las frecuencias primarias necesarias en diseños de serdas de 56 Gbit / s. La firma lo describe como un 'verdadero sub-100 fs clock-tree-on-a-chip' que cumple con los requisitos de jitter de reloj de referencia 56G PAM-4 con margen.

Si5395 / 4/2 son atenuadores de fluctuación de fase para la infraestructura de Internet que pueden generar cualquier combinación de frecuencias de salida desde cualquier frecuencia de entrada mientras se produce una fluctuación de fase de 90fs RMS. Una vez más, los dispositivos de grado P ofrecen una fluctuación de fase típica de 69fs RMS.

La familia VCXO y XO de la serie Ultra de Si56x se puede personalizar a cualquier frecuencia hasta 3GHz, y admite la mitad del rango de frecuencia de funcionamiento de los productos anteriores de Silicon Labs VCXO con la mitad de la inestabilidad, según la firma.

Vienen en opciones programables individuales, dobles, cuádruples e I2C en versiones de 5 x 7 mm y 3,2 x 5 mm. El uso de un paquete estándar significa que dejarán caer algunos enchufes ocupados por XO, VCXO y VCSO anteriores. La fluctuación de fase típica es tan baja como 90fs.

La familia Si54x Ultra Series XO es para aplicaciones que requieren una estabilidad más estrecha y fiabilidad garantizada a largo plazo, como redes de transporte óptico (OTN), equipos de banda ancha, centros de datos y sistemas industriales.

Están diseñados especialmente para PAM-4 de 56 Gbit / s (modulación de amplitud de pulso de cuatro niveles) para aumentar la tasa de bits por canal y mantener el ancho de banda constante. La fluctuación de fase típica es tan baja como 80 fs.